邏輯分析儀的模組包括如下幾個部分
釋出時間₪·☁:2022-12-24 點選次數₪·☁:125次
邏輯分析儀與示波器一樣▩▩₪│,是數字設計和測量的經典儀器之一◕✘☁₪。數位電路測量時▩▩₪│,何時應使用示波器呢₪↟?一般而言▩▩₪│,當需要引數資訊(如時間間隔和電壓讀數)時可以使用示波器◕✘☁₪。具體來講₪·☁:
當需要測量訊號的較小電壓偏移(如低於或超出)時◕✘☁₪。
當需要較高的時間間隔精度時◕✘☁₪。示波器能夠採集的引數資訊▩▩₪│,如脈衝的上升沿上兩點之間的高精度時間◕✘☁₪。
當需要立即檢視多個訊號時◕✘☁₪。邏輯分析儀可以很好地組織和顯示多個訊號◕✘☁₪。一般任務是將多個訊號組成一條匯流排並分配一個自定義名稱◕✘☁₪。地址✘·│▩、資料和控制匯流排都是有代表性的示例◕✘☁₪。
當需要使用與硬體相同的方式檢視系統中的訊號時◕✘☁₪。訊號顯示在一個時間軸上▩▩₪│,這樣就可以檢視相對於其他匯流排訊號或時鐘訊號的轉變的發生時間◕✘☁₪。
當需要象接收晶片一樣基於時鐘邊沿▩▩₪│,捕獲匯流排中的資訊時◕✘☁₪。接收晶片基於時鐘邊沿判斷總線上的地址✘·│▩、命令和資料◕✘☁₪。邏輯分析儀象一個偵聽器▩▩₪│,捕獲總線上傳輸的這些資訊▩▩₪│,並把需要的資訊存入儲存器◕✘☁₪。可設定觸發條件▩▩₪│,捕獲需要關注的或出問題的總線上的資訊▩▩₪│,據此可瞭解協議或軟體執行的情況◕✘☁₪。
邏輯分析儀的模組包括如下幾個部分₪·☁:
1.探頭連線₪·☁:連線探頭把訊號引入到模組內部;
2.訊號調理₪·☁:訊號的放大和對比(和門限電壓對比);
3.訊號採集₪·☁:由外部時鐘或內部時鐘進行訊號的採集;
4.觸發電路₪·☁:執行訊號的模擬和邏輯觸發;
5.記憶體控制器₪·☁:管理儲存器◕✘☁₪。
邏輯分析儀是常用的電子儀器之一▩▩₪│,主要應用於做數位電路測試▩▩₪│,FPGA除錯▩▩₪│,CPU/DSP除錯▩▩₪│,數字IQ/IF分析▩▩₪│,無線通訊/雷達接收機測試等場合◕✘☁₪。邏輯分析儀由模組和計算機組成(當然還有探頭)▩▩₪│,模組負責資料的觸發▩▩₪│,採集和儲存的工作▩▩₪│,計算機負責後端的資料顯示▩▩₪│,資料處理和分析等工作◕✘☁₪。